Skocz do zawartości

porter_sc

Members
  • Postów

    173
  • Dołączył

  • Ostatnia wizyta

Treść opublikowana przez porter_sc

  1. U mnie w Power Managment Setup są tylko 2 opcje, za to Overclocking setup jest full opcji i wszystko poustawiane tak jak fabrycznie. Może to Adjust CPU dać na Enabled na 3 fotce hmm ?
  2. Zaraz sprawdzę jak jest u mnie a jeszcze pytanie czy ja oprócz SSDT.aml w /E nie powianiem mieć też DSDT.aml ?
  3. hmm Bios ustawiony chyba dobrze nic tam nie ruszałem poza: + modyfikacja oswaldini - MSI Settings/Advanced/ACPI Settings ustawić ACPI Standby State na S3 - MSI Settings/Advanced/Integrated Peripherals ustawić SATA Mode na AHCI Mode - MSI Settings/Boot/1st Boot ustawić na USB Key
  4. zaznaczone "Use Kernel Cache", zaznaczone DropSSDT. Kexty zainstalowane do S/L/E a samo E wygląda tak. Niestety zatrzymuje się tak jak na wcześniej na IntelCPUMonitor.
  5. tmm to co zrobić test i przerzucić te 4 kexty z E/E do S/L/E ACPISensors.kext FakeSMC.kext IntelCPUMonitor.kext RadeonX.kext
  6. no to ja mam to samo instaluje normalnie kext wizardem do E/E . To już nie mam pojęcia dlaczego system nie rusza
  7. hmm to nie wiem co jest nie tak :-// a spróbuj wgrać mój IntelCPUMonitor. hmm a możne problemem jest to że mam zmodyfikowany bios ? https://dl.dropbox.com/u/24941923/ML/IntelCPUMonitor.kext.zip
  8. Po usunięciu IntelCPUMonitor.kext system się zatrzymuje na czymś takim ok odpaliłem z SSDT=No i DropSSDT=No hmm FakeSMC pobrałem chyba najnowszy: rev609 05.05.2012 http://www.projectosx.com/forum/index.php?showtopic=1643 może coś źle zrobiłem z tym SSDT, zawartość ssdt-pr.dsl wygląda następująco, a kompilacje rozumiem można zrobić w Chameleonie wybierając DSDT Kompiluj/Eksportuj potem ścieżka i zmiana nazwy pliku na SSDT i gotowe ? /* * Intel ACPI Component Architecture * AML Disassembler version 20110316-64 [Mar 16 2011] * Copyright (c) 2000 - 2011 Intel Corporation * * Original Table Header: * Signature "SSDT" * Length 0x0000036A (874) * Revision 0x01 * Checksum 0x98 * OEM ID "APPLE " * OEM Table ID "CpuPm" * OEM Revision 0x00001000 (4096) * Compiler ID "INTL" * Compiler Version 0x20110316 (537985814) */ DefinitionBlock ("ssdt-pr.aml", "SSDT", 1, "APPLE ", "CpuPm", 0x00001000) { External (\_PR_.CPU0, DeviceObj) External (\_PR_.CPU1, DeviceObj) External (\_PR_.CPU2, DeviceObj) External (\_PR_.CPU3, DeviceObj) Scope (_PR.CPU0) { Name (APSN, 0x04) Name (APSS, Package (0x16) { Package (0x06) { 0x0E74, 0x00017318, 0x0A, 0x0A, 0x2500, 0x2500 }, Package (0x06) { 0x0E10, 0x00017318, 0x0A, 0x0A, 0x2400, 0x2400 }, Package (0x06) { 0x0DAC, 0x00017318, 0x0A, 0x0A, 0x2300, 0x2300 }, Package (0x06) { 0x0D48, 0x00017318, 0x0A, 0x0A, 0x2200, 0x2200 }, Package (0x06) { 0x0CE4, 0x00017318, 0x0A, 0x0A, 0x2100, 0x2100 }, Package (0x06) { 0x0C80, 0x00012EF7, 0x0A, 0x0A, 0x2000, 0x2000 }, Package (0x06) { 0x0C1C, 0x00012214, 0x0A, 0x0A, 0x1F00, 0x1F00 }, Package (0x06) { 0x0BB8, 0x0001156D, 0x0A, 0x0A, 0x1E00, 0x1E00 }, Package (0x06) { 0x0B54, 0x00010904, 0x0A, 0x0A, 0x1D00, 0x1D00 }, Package (0x06) { 0x0AF0, 0x0000FCD7, 0x0A, 0x0A, 0x1C00, 0x1C00 }, Package (0x06) { 0x0A8C, 0x0000F0E6, 0x0A, 0x0A, 0x1B00, 0x1B00 }, Package (0x06) { 0x0A28, 0x0000E530, 0x0A, 0x0A, 0x1A00, 0x1A00 }, Package (0x06) { 0x09C4, 0x0000D9B6, 0x0A, 0x0A, 0x1900, 0x1900 }, Package (0x06) { 0x0960, 0x0000CE76, 0x0A, 0x0A, 0x1800, 0x1800 }, Package (0x06) { 0x08FC, 0x0000C370, 0x0A, 0x0A, 0x1700, 0x1700 }, Package (0x06) { 0x0898, 0x0000B8A4, 0x0A, 0x0A, 0x1600, 0x1600 }, Package (0x06) { 0x0834, 0x0000AE10, 0x0A, 0x0A, 0x1500, 0x1500 }, Package (0x06) { 0x07D0, 0x0000A3B6, 0x0A, 0x0A, 0x1400, 0x1400 }, Package (0x06) { 0x076C, 0x00009993, 0x0A, 0x0A, 0x1300, 0x1300 }, Package (0x06) { 0x0708, 0x00008FA8, 0x0A, 0x0A, 0x1200, 0x1200 }, Package (0x06) { 0x06A4, 0x000085F3, 0x0A, 0x0A, 0x1100, 0x1100 }, Package (0x06) { 0x0640, 0x00007C76, 0x0A, 0x0A, 0x1000, 0x1000 } }) Method (ACST, 0, NotSerialized) { Return (Package (0x06) { One, 0x04, Package (0x04) { ResourceTemplate () { Register (FFixedHW, 0x01, // Bit Width 0x02, // Bit Offset 0x0000000000000000, // Address 0x01, // Access Size ) }, One, 0x03, 0x03E8 }, Package (0x04) { ResourceTemplate () { Register (FFixedHW, 0x01, // Bit Width 0x02, // Bit Offset 0x0000000000000010, // Address 0x03, // Access Size ) }, 0x03, 0xCD, 0x01F4 }, Package (0x04) { ResourceTemplate () { Register (FFixedHW, 0x01, // Bit Width 0x02, // Bit Offset 0x0000000000000020, // Address 0x03, // Access Size ) }, 0x06, 0xF5, 0x015E }, Package (0x04) { ResourceTemplate () { Register (FFixedHW, 0x01, // Bit Width 0x02, // Bit Offset 0x0000000000000030, // Address 0x03, // Access Size ) }, 0x07, 0xF5, 0xC8 } }) } } Scope (\_PR.CPU1) { Method (APSS, 0, NotSerialized) { Return (\_PR.CPU0.APSS) } } Scope (\_PR.CPU2) { Method (APSS, 0, NotSerialized) { Return (\_PR.CPU0.APSS) } } Scope (\_PR.CPU3) { Method (APSS, 0, NotSerialized) { Return (\_PR.CPU0.APSS) } } }
  9. Kurde wypalilem Ubuntu na DVD chcialem edytowac plik ustawień chameleona tymczasowo wywalić to drop sdtd ale nie da sie zapisać bo tylko do odczytu.
  10. Chyba coś poszło nie tak :-// jaki live cd najlepszy do edycji plików na dysku.
  11. a co to znaczy wersja flex ? Z tego co znalazłem to flex wygląda tak : Więc moja nie jest flex, jak ja kupowałem to był to zykły normalny podstawowy model Sapphire: Dokładnie ten model ze strony producenta : http://www.sapphiretech.com/presentation/product/?cid=1&gid=3&sgid=643&pid=341&psn=&lid=1&leg=0
  12. Dokladnie coś takiego : http://www.clickbd.com/bangladesh/670333-amd-sapphire-5770.html
  13. kurde naczytałem się że MSI z pasywnym chłodzeniem maja czasami problem wiec kupiłem specjalnie Sapphire który miał być bez problemowy a tu taki znok a do GF nie chce mi się wracać.
  14. Kurde pod Lionem wszystko było ok mam jeszcze poprzedniego GF en210 ale to już nie ta wydajność :-// na GF 210 wygląda normalnie 1/4 po starcie sytemu a 1/2 przy teście Cinebench i co teraz z Ati :-// począć
  15. Witam Odnoszę wrażenie że po przejściu na ML wiatraki w graficznej ciągle chodzą na full zastanawiam się jak to sprawdzić jedyne co zauważyłem to w iStats pod Lionem miałem wykorzystanie gpu na mniej niż 1/4 a pod ML jest na full nie wiem czy to nie jakiś błąd jak to wygląda u was ? Z tego co widziałem n Macbook pro to wykorzystanie pamięci jest na niespełna 1/4 wiec nie wiem chyba nie działa PM w k.graficznej
  16. Masakra u mnie jest to samo teraz dopiero spostrzegłem ;-/ no cóż znowu czas na reinstalacje. misqkrk napisz dokładnie co i jak zrobiłeś że poszło [ Dodano: 2012-07-28, 16:49 ] A czy np bluetooth mógł wpłynąć na to że lan się ustawił na en1 zamiast en0 ? hmm ja w org.chameleon.Boot.plist mam tylko, jak sformować ten wpis żeby była zawarta ścieżka do smbios.plist <?xml version="1.0" encoding="UTF-8"?> DropSSDT Yes EnableC2State Yes EnableC3State Yes EnableC4State Yes EthernetBuiltIn Yes GenerateCStates Yes GeneratePStates Yes GraphicsEnabler Yes Legacy Logo Yes RestartFix No Timeout 2 [ Dodano: 2012-07-28, 17:28 ] u mnie wystarczyło wywalenie NetworkInterfaces.plist z /Library/Preferences/SystemConfiguration i udało się pomyślnie zalogować , ciekawe jeszcze jakie klocki wyjdą
  17. Zrobiłem jak na filmie, był tam też gotowy DSDT a że akurat autor posiadał taka samą płytę jak ja, wrzuciłem jego DSDT do /E i działa. W Chameleonie zaznaczyłem pierwsze 6 opcji w sekcji CPU Generate P, C , Drop SSDT, Enable C2, C3 , C4. HWMonitor pokazuje że częstotliwość się zmienia, mnożnik również chodź jak patrze to tylko z x16 na x34 nie widać stanów pośrednich Zauważyłem też na klipach hd z youtube jutro sprawdzę na pliku mkv. ze w momencie jak jest przeskok z x16 do x32 to widać jak by mikro szarpniecie obrazu. Zastanawiam się czy owy DSDT nie jest teraz zbyt duży bo finalnie chodziło tylko o tablice SSDT i nie trzeba by było coś z niego wywalić i zostawić np tylko stany dla procesora. Na filmie autor podał bynajmniej tak zrozumiałem ze jego DSDT jest połączone z SSDT i tak może być ale sam nie wiem.
  18. Czyli tak czy tak muszę utworzyć tablice z mojego procesora coś jak na tym filmie ? http://www.youtube.com/watch?v=wK8sHsQ-76Q
  19. Przegrzebałem forum i znalazłem coś takiego :Procek by się zgadzał tylko nie wiem co z tym dalej zrobić w sensie jak to skompilować i jak/gdzie wgrać. DefinitionBlock ("SSDT.aml", "SSDT", 1, "APPLE ", "CpuPm", 0x00001000) { External (\_PR_.CPU7, DeviceObj) External (\_PR_.CPU6, DeviceObj) External (\_PR_.CPU5, DeviceObj) External (\_PR_.CPU4, DeviceObj) External (\_PR_.CPU3, DeviceObj) External (\_PR_.CPU2, DeviceObj) External (\_PR_.CPU1, DeviceObj) External (\_PR_.CPU0, DeviceObj) Scope (_PR) { Scope (\_PR.CPU0) { Name (_PSS, Package (0x16) { Package (0x06) { 0x0E74, 0x000493E0, 0x0A, 0x0A, 0x2500, 0x2500 }, Package (0x06) { 0x0E10, 0x000493E0, 0x0A, 0x0A, 0x2400, 0x2400 }, Package (0x06) { 0x0DAC, 0x000493E0, 0x0A, 0x0A, 0x2300, 0x2300 }, Package (0x06) { 0x0D48, 0x000493E0, 0x0A, 0x0A, 0x2200, 0x2200 }, Package (0x06) { 0x0CE4, 0x000493E0, 0x0A, 0x0A, 0x2100, 0x2100 }, Package (0x06) { 0x0C80, 0x000493E0, 0x0A, 0x0A, 0x2000, 0x2000 }, Package (0x06) { 0x0C1C, 0x000493E0, 0x0A, 0x0A, 0x1F00, 0x1F00 }, Package (0x06) { 0x0BB8, 0x000493E0, 0x0A, 0x0A, 0x1E00, 0x1E00 }, Package (0x06) { 0x0B54, 0x000493E0, 0x0A, 0x0A, 0x1D00, 0x1D00 }, Package (0x06) { 0x0AF0, 0x000493E0, 0x0A, 0x0A, 0x1C00, 0x1C00 }, Package (0x06) { 0x0A8C, 0x000493E0, 0x0A, 0x0A, 0x1B00, 0x1B00 }, Package (0x06) { 0x0A28, 0x000493E0, 0x0A, 0x0A, 0x1A00, 0x1A00 }, Package (0x06) { 0x09C4, 0x000493E0, 0x0A, 0x0A, 0x1900, 0x1900 }, Package (0x06) { 0x0960, 0x0003C4D8, 0x0A, 0x0A, 0x1800, 0x1800 }, Package (0x06) { 0x08FC, 0x00036B00, 0x0A, 0x0A, 0x1700, 0x1700 }, Package (0x06) { 0x0898, 0x00031510, 0x0A, 0x0A, 0x1600, 0x1600 }, Package (0x06) { 0x0834, 0x0002C6F0, 0x0A, 0x0A, 0x1500, 0x1500 }, Package (0x06) { 0x07D0, 0x00027CB8, 0x0A, 0x0A, 0x1400, 0x1400 }, Package (0x06) { 0x076C, 0x00023A50, 0x0A, 0x0A, 0x1300, 0x1300 }, Package (0x06) { 0x0708, 0x0001FBD0, 0x0A, 0x0A, 0x1200, 0x1200 }, Package (0x06) { 0x06A4, 0x0001C520, 0x0A, 0x0A, 0x1100, 0x1100 }, Package (0x06) { 0x0640, 0x00016378, 0x0A, 0x0A, 0x1000, 0x1000 } }) Name (APSN, 0x04) Name (APSS, Package (0x16) { Package (0x06) { 0x0E74, 0x000493E0, 0x0A, 0x0A, 0x2500, 0x2500 }, Package (0x06) { 0x0E10, 0x000493E0, 0x0A, 0x0A, 0x2400, 0x2400 }, Package (0x06) { 0x0DAC, 0x000493E0, 0x0A, 0x0A, 0x2300, 0x2300 }, Package (0x06) { 0x0D48, 0x000493E0, 0x0A, 0x0A, 0x2200, 0x2200 }, Package (0x06) { 0x0CE4, 0x000493E0, 0x0A, 0x0A, 0x2100, 0x2100 }, Package (0x06) { 0x0C80, 0x000493E0, 0x0A, 0x0A, 0x2000, 0x2000 }, Package (0x06) { 0x0C1C, 0x000493E0, 0x0A, 0x0A, 0x1F00, 0x1F00 }, Package (0x06) { 0x0BB8, 0x000493E0, 0x0A, 0x0A, 0x1E00, 0x1E00 }, Package (0x06) { 0x0B54, 0x000493E0, 0x0A, 0x0A, 0x1D00, 0x1D00 }, Package (0x06) { 0x0AF0, 0x000493E0, 0x0A, 0x0A, 0x1C00, 0x1C00 }, Package (0x06) { 0x0A8C, 0x000493E0, 0x0A, 0x0A, 0x1B00, 0x1B00 }, Package (0x06) { 0x0A28, 0x000493E0, 0x0A, 0x0A, 0x1A00, 0x1A00 }, Package (0x06) { 0x09C4, 0x000493E0, 0x0A, 0x0A, 0x1900, 0x1900 }, Package (0x06) { 0x0960, 0x0003C4D8, 0x0A, 0x0A, 0x1800, 0x1800 }, Package (0x06) { 0x08FC, 0x00036B00, 0x0A, 0x0A, 0x1700, 0x1700 }, Package (0x06) { 0x0898, 0x00031510, 0x0A, 0x0A, 0x1600, 0x1600 }, Package (0x06) { 0x0834, 0x0002C6F0, 0x0A, 0x0A, 0x1500, 0x1500 }, Package (0x06) { 0x07D0, 0x00027CB8, 0x0A, 0x0A, 0x1400, 0x1400 }, Package (0x06) { 0x076C, 0x00023A50, 0x0A, 0x0A, 0x1300, 0x1300 }, Package (0x06) { 0x0708, 0x0001FBD0, 0x0A, 0x0A, 0x1200, 0x1200 }, Package (0x06) { 0x06A4, 0x0001C520, 0x0A, 0x0A, 0x1100, 0x1100 }, Package (0x06) { 0x0640, 0x00016378, 0x0A, 0x0A, 0x1000, 0x1000 } }) Method (ACST, 0, NotSerialized) { Return (Package (0x06) { One, 0x04, Package (0x04) { ResourceTemplate () { Register (FFixedHW, 0x01, // Bit Width 0x02, // Bit Offset 0x0000000000000000, // Address 0x01, // Access Size ) }, One, 0x03, 0x03E8 }, Package (0x04) { ResourceTemplate () { Register (FFixedHW, 0x01, // Bit Width 0x02, // Bit Offset 0x0000000000000010, // Address 0x03, // Access Size ) }, 0x03, 0xCD, 0x01F4 }, Package (0x04) { ResourceTemplate () { Register (FFixedHW, 0x01, // Bit Width 0x02, // Bit Offset 0x0000000000000020, // Address 0x03, // Access Size ) }, 0x06, 0xF5, 0x015E }, Package (0x04) { ResourceTemplate () { Register (FFixedHW, 0x01, // Bit Width 0x02, // Bit Offset 0x0000000000000030, // Address 0x03, // Access Size ) }, 0x07, 0xF5, 0xC8 } }) } Name (_PPC, Zero) Name (_PCT, Package (0x02) { ResourceTemplate () { Register (FFixedHW, 0x40, // Bit Width 0x00, // Bit Offset 0x0000000000000199, // Address ,) }, ResourceTemplate () { Register (FFixedHW, 0x10, // Bit Width 0x00, // Bit Offset 0x0000000000000198, // Address ,) } }) Name (_PTC, Package (0x02) { ResourceTemplate () { Register (FFixedHW, 0x00, // Bit Width 0x00, // Bit Offset 0x0000000000000000, // Address ,) }, ResourceTemplate () { Register (FFixedHW, 0x00, // Bit Width 0x00, // Bit Offset 0x0000000000000000, // Address ,) } }) Name (_PSD, Package (0x05) { 0x05, Zero, Zero, 0xFC, 0x08 }) Method (_CST, 0, NotSerialized) { Return (Package (0x04) { 0x03, Package (0x04) { ResourceTemplate () { Register (FFixedHW, 0x00, // Bit Width 0x00, // Bit Offset 0x0000000000000000, // Address ,) }, One, One, 0x03E8 }, Package (0x04) { ResourceTemplate () { Register (SystemIO, 0x08, // Bit Width 0x00, // Bit Offset 0x0000000000000414, // Address ,) }, 0x02, 0x50, 0x01F4 }, Package (0x04) { ResourceTemplate () { Register (SystemIO, 0x08, // Bit Width 0x00, // Bit Offset 0x0000000000000415, // Address ,) }, 0x03, 0x68, 0x015E } }) } Name (_TPC, Zero) Name (_TSS, Package (0x08) { Package (0x05) { 0x64, 0x03E8, Zero, Zero, Zero }, Package (0x05) { 0x58, 0x036B, Zero, 0x1E, Zero }, Package (0x05) { 0x4B, 0x02EE, Zero, 0x1C, Zero }, Package (0x05) { 0x3F, 0x0271, Zero, 0x1A, Zero }, Package (0x05) { 0x32, 0x01F4, Zero, 0x18, Zero }, Package (0x05) { 0x26, 0x0177, Zero, 0x16, Zero }, Package (0x05) { 0x19, 0xFA, Zero, 0x14, Zero }, Package (0x05) { 0x0D, 0x7D, Zero, 0x12, Zero } }) } Scope (\_PR.CPU1) { Method (APSS, 0, NotSerialized) { Return (\_PR.CPU0.APSS) } Method (_CST, 0, NotSerialized) { Return (\_PR.CPU0._CST ()) } Method (_PCT, 0, NotSerialized) { Return (\_PR.CPU0._PCT) } Method (_PPC, 0, NotSerialized) { Return (\_PR.CPU0._PPC) } Method (_PTC, 0, NotSerialized) { Return (\_PR.CPU0._PTC) } Method (_PSD, 0, NotSerialized) { Return (\_PR.CPU0._PSD) } Method (_PSS, 0, NotSerialized) { Return (\_PR.CPU0.APSS) } Method (_TPC, 0, NotSerialized) { Return (\_PR.CPU0._TPC) } Method (_TSS, 0, NotSerialized) { Return (\_PR.CPU0._TSS) } } Scope (\_PR.CPU2) { Method (APSS, 0, NotSerialized) { Return (\_PR.CPU0.APSS) } Method (_CST, 0, NotSerialized) { Return (\_PR.CPU0._CST ()) } Method (_PCT, 0, NotSerialized) { Return (\_PR.CPU0._PCT) } Method (_PPC, 0, NotSerialized) { Return (\_PR.CPU0._PPC) } Method (_PTC, 0, NotSerialized) { Return (\_PR.CPU0._PTC) } Method (_PSD, 0, NotSerialized) { Return (\_PR.CPU0._PSD) } Method (_PSS, 0, NotSerialized) { Return (\_PR.CPU0._PSS) } Method (_TPC, 0, NotSerialized) { Return (\_PR.CPU0._TPC) } Method (_TSS, 0, NotSerialized) { Return (\_PR.CPU0._TSS) } } Scope (\_PR.CPU3) { Method (APSS, 0, NotSerialized) { Return (\_PR.CPU0.APSS) } Method (_CST, 0, NotSerialized) { Return (\_PR.CPU0._CST ()) } Method (_PCT, 0, NotSerialized) { Return (\_PR.CPU0._PCT) } Method (_PPC, 0, NotSerialized) { Return (\_PR.CPU0._PPC) } Method (_PTC, 0, NotSerialized) { Return (\_PR.CPU0._PTC) } Method (_PSD, 0, NotSerialized) { Return (\_PR.CPU0._PSD) } Method (_PSS, 0, NotSerialized) { Return (\_PR.CPU0._PSS) } Method (_TPC, 0, NotSerialized) { Return (\_PR.CPU0._TPC) } Method (_TSS, 0, NotSerialized) { Return (\_PR.CPU0._TSS) } } Scope (\_PR.CPU4) { Method (APSS, 0, NotSerialized) { Return (\_PR.CPU0.APSS) } Method (_CST, 0, NotSerialized) { Return (\_PR.CPU0._CST ()) } Method (_PCT, 0, NotSerialized) { Return (\_PR.CPU0._PCT) } Method (_PPC, 0, NotSerialized) { Return (\_PR.CPU0._PPC) } Method (_PTC, 0, NotSerialized) { Return (\_PR.CPU0._PTC) } Method (_PSD, 0, NotSerialized) { Return (\_PR.CPU0._PSD) } Method (_PSS, 0, NotSerialized) { Return (\_PR.CPU0._PSS) } Method (_TPC, 0, NotSerialized) { Return (\_PR.CPU0._TPC) } Method (_TSS, 0, NotSerialized) { Return (\_PR.CPU0._TSS) } } Scope (\_PR.CPU5) { Method (APSS, 0, NotSerialized) { Return (\_PR.CPU0.APSS) } Method (_CST, 0, NotSerialized) { Return (\_PR.CPU0._CST ()) } Method (_PCT, 0, NotSerialized) { Return (\_PR.CPU0._PCT) } Method (_PPC, 0, NotSerialized) { Return (\_PR.CPU0._PPC) } Method (_PTC, 0, NotSerialized) { Return (\_PR.CPU0._PTC) } Method (_PSD, 0, NotSerialized) { Return (\_PR.CPU0._PSD) } Method (_PSS, 0, NotSerialized) { Return (\_PR.CPU0._PSS) } Method (_TPC, 0, NotSerialized) { Return (\_PR.CPU0._TPC) } Method (_TSS, 0, NotSerialized) { Return (\_PR.CPU0._TSS) } } Scope (\_PR.CPU6) { Method (APSS, 0, NotSerialized) { Return (\_PR.CPU0.APSS) } Method (_CST, 0, NotSerialized) { Return (\_PR.CPU0._CST ()) } Method (_PCT, 0, NotSerialized) { Return (\_PR.CPU0._PCT) } Method (_PPC, 0, NotSerialized) { Return (\_PR.CPU0._PPC) } Method (_PTC, 0, NotSerialized) { Return (\_PR.CPU0._PTC) } Method (_PSD, 0, NotSerialized) { Return (\_PR.CPU0._PSD) } Method (_PSS, 0, NotSerialized) { Return (\_PR.CPU0._PSS) } Method (_TPC, 0, NotSerialized) { Return (\_PR.CPU0._TPC) } Method (_TSS, 0, NotSerialized) { Return (\_PR.CPU0._TSS) } } Scope (\_PR.CPU7) { Method (APSS, 0, NotSerialized) { Return (\_PR.CPU0.APSS) } Method (_CST, 0, NotSerialized) { Return (\_PR.CPU0._CST ()) } Method (_PCT, 0, NotSerialized) { Return (\_PR.CPU0._PCT) } Method (_PPC, 0, NotSerialized) { Return (\_PR.CPU0._PPC) } Method (_PTC, 0, NotSerialized) { Return (\_PR.CPU0._PTC) } Method (_PSD, 0, NotSerialized) { Return (\_PR.CPU0._PSD) } Method (_PSS, 0, NotSerialized) { Return (\_PR.CPU0._PSS) } Method (_TPC, 0, NotSerialized) { Return (\_PR.CPU0._TPC) } Method (_TSS, 0, NotSerialized) { Return (\_PR.CPU0._TSS) } } } }
  20. oki poszło ale tylko coś takiego :-/// iMac-Piotr:~ PiotrMusial$ /Users/PiotrMusial/Desktop/ssdtPRGen.sh Usage: /Users/PiotrMusial/Desktop/ssdtPRGen.sh TDP MaxTurboFrequency iMac-Piotr:~ PiotrMusial$
  21. rozumiem że trzeba wydobyć oryginalny SSDT z kompa i potem jakoś to wrzucić do E/E
  22. Witam Zainstalowałem ML od zera na nowym dysku lecz mam problem z zarządzaniem energią. Jeśli NullCPUPowerManagement.kext mam w E/E wiadomo zarządzanie energią jest wyłączone, HWmonitor pokazuje częstotliwość procka na full itd wynik z cinebench 41fps. Jeśli usunę NullCPUPowerManagement.kext z E/E zarządzanie energią działa ale nie prawidłowo można co prawda uśpić komputer ale częstotliwość procesora stoi ciągle na 1584Mhz i nawet jak obciążę cpu jakaś czynnością to częstotliwość się nie zwiększa to samo z k.graficzna wynik w cinebench o polowe mniejszy 21fps Jak można odblokować to zarządzanie energia Dodam ze jak robiłem update z Lion do ML to zarządzanie działało prawidłowo częstotliwość była płynna w cinebench tez wartość fps była prawidłowa. Poniżej parę screenów celem weryfikacji co i jak dodam jeszcze że bios przerobiony.
  23. Zrobiłem pięknie wszystko chodzi jeszcze muszę ze starego dysku pozrzucać dane i będzie elegancko rozumiem że najlepiej jest użyć do tego Asystenta migracji ?
  24. Zdecydowalem sie na WD Caviar Black 1T mysle ze popracuje troche teraz pytanie czym przezucic all z obecnego zeby podpiac nowy i zeby śmiało. Czy lepiej zrobic od nowa cała instalacje ( rozumiem ze najpierw trzeba zainstalowac Liona i potem na niego ML czy mozna z pens odrazu ML ).
×
×
  • Dodaj nową pozycję...

Powiadomienie o plikach cookie

Korzystanie z tej witryny, wymaga zakceptowanie naszych warunków Warunki użytkowania.